Combinaison de plusieurs DIMM dans un canal de mémoire

Chaque ingénieur en électronique sait que la connexion de plus de puces sur la même ligne augmente sa capacité de séparation et, par conséquent, dégrade la fréquence. La vitesse de la mémoire doit donc dépendre du nombre de jetons dans le canal. Comment, dans ce cas, les fabricants de mémoire DDR réussissent à étiqueter leurs périphériques sous forme de DDR3-1333 MHz, par exemple, sans cette information? Existe-t-il une limite de puces par canal ou un module par canal est supposé?

En dehors de cela, et s'il y a un déséquilibre de capacité dans l'architecture multicahhel? Voici une recommandation de mon fabricant de MB, X58A-UD3R, pour utiliser 4 modules pour le mode à 3 canaux Entrez la description de l'image ici Puis-je avoir 4 Go + 2 Go + 2 Go (en supposant que les horaires sont identiques)? Quelles sont les implications de la performance? Le contrôleur Intel indique que le mode d'entrelacement est nécessaire pour réaliser un gain de 3 canaux. Qu'arrivera-t-il à l'entrelacement lorsqu'il existe un tel déséquilibre de capacité?

Et si des modules de synchronisations différentes sont combinés? Devrais-je choisir le pire dénominateur commun?

En d'autres termes, je veux savoir quelles sont les spécifications DIMM selon l'environnement? Comment les spécifications DIMM sont-elles liées à l'environnement?

Publié à l'origine dans http://www.tomshardware.co.uk/answers/id-1651405/miltiple-sticks-single-channel.html

    One Solution collect form web for “Combinaison de plusieurs DIMM dans un canal de mémoire”

    J'ai découvert qu'il y a des canaux multicouches et non synchronisés . Dans Henessy & Patterson, nous lisons (d'où tirent ces informations?):

    L'i7 possède trois canaux de mémoire 64 bits qui peuvent fonctionner comme un canal de 192 bits, puisqu'il n'y a qu'un seul contrôleur de mémoire et que la même adresse est envoyée sur les deux canaux

    Autrement dit, les processeurs Intel Core i7 sont "ganged". Donc, je n'aurai d'accélération que lorsque 3 dimms appariés seront lus à la fois. AMD offre en même temps des canaux vraiment indépendants, c'est-à-dire sans égale, qui donnent plus de liberté et de performance. Vous pouvez accéder à la mémoire d'accès aléatoire de manière plus aléatoire avec les processeurs AMD!

    Néanmoins, rien ne dit que le contrôleur cesse d'accéder à 3 barres parallèles existantes en mode parallèle à 3 canaux si j'ajoute un DIMM supplémentaire dans le premier canal.

    Edit Je viens d'ajouter un autre stick DIMM, comme le montre le diagramme et que CPU-Z et BIOS montrent que j'ai encore 3 canaux. Ils ne disent pas que ce contrôleur fonctionne en mode 1 ou 2 canaux. Le seul problème est le temps réduit 7-7-7 à 8-8-8 dans le premier canal. Mais c'est un problème de capacité électrique, pas un schéma d'accès à la mémoire, qui semble rester identique.

    Soyons le génie de l'ordinateur et du réseau.